一种基于线性增强TDC的ADPLL设计

作者:徐洪闪; 甘武兵; 甄少伟; 尤帅; 张波
来源:微电子学, 2015, 45(04): 507-511.
DOI:10.13911/j.cnki.1004-3365.2015.04.022

摘要

锁相环作为片内高速时钟的提供者,在现代电路中至关重要。提出了一种全数字锁相环的设计方案,输出频率为250 MHz,锁定时间为2μs,峰峰抖动为76ps,与传统锁相环相比,具有面积小、功耗低、可移植性好、抗干扰能力强等优点。时间数字转换器(TDC)是全数字锁相环的重要组成部分,采用线性增强算法后,与现有TDC相比,具有动态范围大、分辨率高等特点,且大大减小了积分非线性。

全文