一种时域量化的高速流水线ADC电路

作者:石春琦; 朱晓剑; 张润曦; 申家齐
来源:2021-08-20, 中国, ZL202110960486.3.

摘要

本发明公开了一种时域量化的高速流水线ADC电路,所述电路主要包括2级子ADC,第一级为4比特量化,第二级为5比特量化,两级之间包含1比特冗余,每一级均通过电压时间转换电路VTC将输入电压转化为时间以脉宽的形式输出给时间数字转换器TDC进行时域上的量化,两级之间采用高速动态残差放大器RA快速对第一级子ADC输出残差电压放大2倍。相对于传统电压域量化的高速ADC,本发明避免了使用传统的运算放大器,降低了电路的功耗。时域量化具有4ps的时间分辨率,可实现高速量化,并支持工艺演进。本发明高速ADC采样频率为800MS/s,在奈奎斯特输入下,有效位数ENOB为7.64Bit,无杂散动态范围SFDR为58.3dB,功耗仅为8.05mW。