摘要

和并行Flash相比,SPI Flash由于小巧灵活、低成本、高效的特点,在嵌入式SoC系统中的运用日益广泛。随着对嵌入式处理器性能需求的提升,SPI串行接口及Flash较慢的读取速度与处理器执行速度之间的差距逐渐增大。由于SPI Flash在嵌入式系统中通常用于存储程序固件(firmware),利用程序执行的局部性原理,在SPI Flash控制器中引入Cache模块优化程序读取的性能,成为较为常见的一种优化方法。本文介绍了一种基于Cache加速的SPI Flash控制器的功能验证和性能评估工作。提出的测试平台(Testbench)不仅验证了SPI Flash控制器功能的正确性,并且在SoC芯片的特定应用场景下,对不同组织架构的Cache设计性能进行了评估。为设计在功耗,面积,性能之间权衡取舍优化提供了重要参考。

  • 单位
    无锡中感微电子股份有限公司