摘要
数字电路的亚稳态现象会导致数据发生误码,同步寄存器链常常被用于降低亚稳态发生的概率.为了量化由亚稳态导致的数据误码发生概率,本文从亚稳态产生的本质出发分析了亚稳态在同步寄存器链中传递的原因;推导了考虑线延迟与逻辑门延迟影响的精确亚稳态稳定时间公式;设计了一种新亚稳态测试电路计算三种亚稳态输出结果发生的概率.在平均故障时间参数的基础上,计算了因为亚稳态而造成的同步寄存器链误码率和整个系统的误码率,给出了降低系统误码率的措施.
-
单位自动化学院; 南京航空航天大学