摘要

随着现场可编程门阵列(FPGA)的出现,基于软件无线电的数字中频技术目前被广泛地应用到3G基站中。结合多速率信号处理理论,采用分级实现的方法对码分多址扩频复用(WCDMA)基站中的数字中频接收系统进行优化设计,提出一种基于FPGA硬件的IP核实现方案。仿真结果表明,IP核简洁的图形化界面保证设计可靠性的同时优化了硬件资源的配置,极大地减少了计算量进而显著缩短了设计时间。