摘要
设计了一个4级流水线的16位定点DSP核。该DSP核支持151条指令,除了执行返回指令需要两个机器周期外,其他指令都在一个机器周期内完成。该DSP核用Altera公司的Cy-clone EP1C12Q240C8 FPGA器件实现,可工作在18.6 MHz。基于Altera公司的FPGA集成开发环境QUARYUS II和FPGA开发板,对该DSP核进行了FPGA验证。结果表明,该DSP核能正确地执行各条指令,并能完成IMA ADPCM的编解码功能。
-
单位电子薄膜与集成器件国家重点实验室; 电子科技大学