摘要

针对频率高、速度快、有限空间等恶劣环境,目前还不能精确测得引信系统输出高频脉冲编码信号的问题,提出了一种基于高速数据采集存储技术的高频脉冲编码信号采集存储测试装置。该装置通过阻抗匹配设计解决了消顶现象,对高速ADC综合选型,提高了采样精度,并且解决了时钟抖动引起的低信噪比问题。以FPGA作为主控制器,采用FPGA+SSRAM+Flash架构,将采到的数据缓存到SSRAM中,采集完成后再转存入Flash避免了存储过程中丢点情况。考虑到电磁干扰,对匹配网络进行了仿真。仿真试验结果表明,测试装置采样速度可达500 MHz,采样精度为12 bit,且能稳定采集,信号完整性良好,满足测试装置对脉冲信号的采集存储要求,具有一定的使用价值。